ESP32
来自Jack's Lab
(版本间的差异)
(以“== 概述 == <br><br> * ESP32 I2S <br><br> <br><br> <br><br> <br><br> <br><br> <br><br><br><br> <br><br> <br><br> <br><br><br><br><br><br><br><br><br><br><br><br>”为内容创建页面) |
(→概述) |
||
第1行: | 第1行: | ||
== 概述 == | == 概述 == | ||
+ | |||
+ | ESP32 是集成 2.4 GHz Wi-Fi 和蓝牙双模的单芯片方案,采用台积电(TSMC) 40 纳米工艺 | ||
+ | |||
+ | 片内集成了天线开关、射频 Balun、 功率放大器、低噪放大器、过滤器以及电源管理模块,最小系统外部元器件少于 10 个 | ||
+ | |||
+ | 专为移动设备、可穿戴电子产品和物联网(IoT)应用而设计。超低功耗,内部具有精细分辨时钟门控、省电模式和动态电压调整等特性 | ||
+ | |||
+ | |||
+ | 主要特性: | ||
+ | |||
+ | * Xtensa® 32-bit LX6 双核处理器,运算能力达 600 DMIPS,主频 240MHz | ||
+ | * 448 KB ROM (用于程序启动和内核功能调用) | ||
+ | * 520 KB SRAM (用于数据和指令存储) | ||
+ | * RTC 中 16 KB SRAM | ||
+ | * QSPI 最多可连接 4 个 Flash / SRAM,每个 Flash 最大为 16 MBytes | ||
+ | * 供电电压:2.2V 到 3.6V | ||
+ | |||
+ | |||
+ | |||
+ | * RTC 中 8 KB 的 SRAM,即 RTC 慢速存储器,可以在 Deep-sleep 模式下被协处理器访问 | ||
+ | * RTC 中 8 KB 的 SRAM,即 RTC 快速存储器,可以在 Deep-sleep 模式下 RTC 启动时用于数据存储以 及被主 CPU 访问 | ||
+ | * 1 kbit 的 EFUSE,其中 256 bits 为系统专用(MAC 地址和芯片设置);其余 768 bits 保留给用户应用,这 些应用包括 Flash 加密和芯片 ID | ||
<br><br> | <br><br> | ||
+ | |||
+ | == 外设 == | ||
* [[ESP32 I2S]] | * [[ESP32 I2S]] | ||
+ | |||
<br><br> | <br><br> | ||
<br><br> | <br><br> |
2016年9月22日 (四) 20:14的版本
1 概述
ESP32 是集成 2.4 GHz Wi-Fi 和蓝牙双模的单芯片方案,采用台积电(TSMC) 40 纳米工艺
片内集成了天线开关、射频 Balun、 功率放大器、低噪放大器、过滤器以及电源管理模块,最小系统外部元器件少于 10 个
专为移动设备、可穿戴电子产品和物联网(IoT)应用而设计。超低功耗,内部具有精细分辨时钟门控、省电模式和动态电压调整等特性
主要特性:
- Xtensa® 32-bit LX6 双核处理器,运算能力达 600 DMIPS,主频 240MHz
- 448 KB ROM (用于程序启动和内核功能调用)
- 520 KB SRAM (用于数据和指令存储)
- RTC 中 16 KB SRAM
- QSPI 最多可连接 4 个 Flash / SRAM,每个 Flash 最大为 16 MBytes
- 供电电压:2.2V 到 3.6V
- RTC 中 8 KB 的 SRAM,即 RTC 慢速存储器,可以在 Deep-sleep 模式下被协处理器访问
- RTC 中 8 KB 的 SRAM,即 RTC 快速存储器,可以在 Deep-sleep 模式下 RTC 启动时用于数据存储以 及被主 CPU 访问
- 1 kbit 的 EFUSE,其中 256 bits 为系统专用(MAC 地址和芯片设置);其余 768 bits 保留给用户应用,这 些应用包括 Flash 加密和芯片 ID
2 外设