查看ESP32 RTC Sleep Prepare的源代码
←
ESP32 RTC Sleep Prepare
跳转到:
导航
,
搜索
因为以下原因,你没有权限编辑本页:
您刚才请求的操作只有这个用户组中的用户才能使用:
用户
您可以查看并复制此页面的源代码:
== rtc_dbias_cfg == <source lang=c> void rtc_dbias_cfg(p1, p2, p3, p4) { REG_SET_BITS(RTC_CNTL_REG, p4 << 22, RTC_CNTL_DBIAS_SLP_M); // RTC_DBIAS during sleep REG_SET_BITS(RTC_CNTL_REG, p1 << 11, RTC_CNTL_DIG_DBIAS_WAK_M); // DIG_REG_DBIAS during wakeup REG_SET_BITS(RTC_CNTL_REG, p2 << 8, RTC_CNTL_DIG_DBIAS_SLP_M); // DIG_REG_DBIAS during sleep } </source> <source lang=c> 0x4008fe30 <rtc_dbias_cfg>: entry a1, 32 0x4008fe33 <rtc_dbias_cfg+3>: l32r a8, 0x4008e58c /* a8 = 0x3ff4807c, RTC_CNTL_REG */ 0x4008fe36 <rtc_dbias_cfg+6>: l32r a11, 0x4008e824 /* a11 = 0xfe3fffff */ 0x4008fe39 <rtc_dbias_cfg+9>: memw 0x4008fe3c <rtc_dbias_cfg+12>: l32i.n a9, a8, 0 0x4008fe3e <rtc_dbias_cfg+14>: extui a5, a5, 0, 3 /* p4[2:0] */ 0x4008fe41 <rtc_dbias_cfg+17>: slli a10, a5, 22 /* a10 = p4[2:0] << 22 */ 0x4008fe44 <rtc_dbias_cfg+20>: and a9, a9, a11 0x4008fe47 <rtc_dbias_cfg+23>: or a9, a10, a9 0x4008fe4a <rtc_dbias_cfg+26>: memw 0x4008fe4d <rtc_dbias_cfg+29>: s32i.n a9, a8, 0 0x4008fe4f <rtc_dbias_cfg+31>: memw /* RTC_CNTL_DBIAS_SLP : R/W ;bitpos:[24:22] ;default: 3'd4; RTC_DBIAS during sleep*/ 0x4008fe52 <rtc_dbias_cfg+34>: l32i.n a9, a8, 0 /* read RTC_CNTL_REG */ 0x4008fe54 <rtc_dbias_cfg+36>: l32r a11, 0x4008e82c /* a11 = 0xffffc7ff */ 0x4008fe57 <rtc_dbias_cfg+39>: extui a2, a2, 0, 3 /* p1[2:0] */ 0x4008fe5a <rtc_dbias_cfg+42>: slli a10, a2, 11 /* a10 = p1[2:0] << 11 */ 0x4008fe5d <rtc_dbias_cfg+45>: and a9, a9, a11 0x4008fe60 <rtc_dbias_cfg+48>: or a9, a10, a9 0x4008fe63 <rtc_dbias_cfg+51>: memw 0x4008fe66 <rtc_dbias_cfg+54>: s32i.n a9, a8, 0 0x4008fe68 <rtc_dbias_cfg+56>: memw /* RTC_CNTL_DIG_DBIAS_WAK : R/W ;bitpos:[13:11] ;default: 3'd4; DIG_REG_DBIAS during wakeup*/ 0x4008fe6b <rtc_dbias_cfg+59>: l32i.n a9, a8, 0 /* read RTC_CNTL_REG */ 0x4008fe6d <rtc_dbias_cfg+61>: extui a3, a3, 0, 3 /* p2[2:0] */ 0x4008fe70 <rtc_dbias_cfg+64>: movi a11, 0xfffff8ff 0x4008fe73 <rtc_dbias_cfg+67>: slli a10, a3, 8 /* a10 = p2[2:0] << 8 */ 0x4008fe76 <rtc_dbias_cfg+70>: and a9, a9, a11 0x4008fe79 <rtc_dbias_cfg+73>: or a9, a10, a9 0x4008fe7c <rtc_dbias_cfg+76>: memw 0x4008fe7f <rtc_dbias_cfg+79>: s32i.n a9, a8, 0 /* RTC_CNTL_DIG_DBIAS_SLP : R/W ;bitpos:[10:8] ;default: 3'd4; DIG_REG_DBIAS during sleep*/ 0x4008fe81 <rtc_dbias_cfg+81>: retw.n </source> <br>
返回到
ESP32 RTC Sleep Prepare
。
个人工具
登录
名字空间
页面
讨论
变换
查看
阅读
查看源代码
查看历史
操作
搜索
导航
首页
社区专页
新闻动态
最近更改
随机页面
帮助
工具箱
链入页面
相关更改
特殊页面