查看UART 体系结构的源代码
←
UART 体系结构
跳转到:
导航
,
搜索
因为以下原因,你没有权限编辑本页:
您刚才请求的操作只有这个用户组中的用户才能使用:
用户
您可以查看并复制此页面的源代码:
== 常见芯片 == === TTL RS232 一体 === 目前 PC 平台上,最常见的就是类 16550A 实现,CPU 主要通过 D0 - D7 数据口、A0 - A2 寄存器选择口操控 8250/16550,8250/16550 出来的信号就是 RS232 * 8250 老芯片,始于 IBM XT,最高波特率应该是 9600bps * 16450 最高波特率 38400bps,无收发缓存,收或发一个字节就要一次软件处理,高速下 CPU 负担会很重 * 16550A 最高波特率 115200bps,收发各有一个 32 字节的 FIFO Buffer,高速下,CPU负担低 [[http://archive.pcjs.org/pubs/pc/datasheets/8250A-UART.pdf 8250 Datasheet]] [[http://www.ti.com/lit/ds/symlink/pc16550d.pdf 16550 Datasheet]] <br> === TTL 转 RS232 === 常用 SP232、MAX232、UT3232、 SP3232、 MAX3232... [https://www.exar.com/files/documents/sipex/datasheets/sp232_312a.pdf SP232 datasheet] [https://www.sparkfun.com/datasheets/Components/General/sp3222_3232e.pdf SP3232 datasheet] <br> === TTL 转 RS485 === 常用 MAX485,ISL3152E,ADM2483,ISO3082,ADM2587 硬件设计参考此页:[[RS485]] <br><br>
返回到
UART 体系结构
。
个人工具
登录
名字空间
页面
讨论
变换
查看
阅读
查看源代码
查看历史
操作
搜索
导航
首页
社区专页
新闻动态
最近更改
随机页面
帮助
工具箱
链入页面
相关更改
特殊页面